

## Grado en Ingeniería Informática Tecnología de Computadores. 2ª prueba parcial Grupos 81-82-83. Noviembre de 2009

| Nombre:    | Grupo: |
|------------|--------|
|            |        |
| Apellidos: |        |
|            |        |

#### Cuestión 1 (1 pto.)

Para el circuito de la figura, se pide:

- a) Determinar las ecuaciones de estado y las de salida, suponiendo que S es la única señal de salida.
- b) Rellenar el cronograma adjunto utilizando las variables intermedias que sean precisas.







# Grado en Ingeniería Informática Tecnología de Computadores. 2ª prueba parcial Grupos 81-82-83. Noviembre de 2009

#### Cuestión 2 (1,25 ptos.)

Dibuje el diagrama de estados de **Moore** de un circuito secuencial que detecte si los tres últimos bits recibidos por una entrada serie son 101 o 111.

El circuito tiene una entrada de datos serie (D), entrada de reloj activo por flanco de subida (CLK) y entrada de reset activo a nivel bajo (/R).

El circuito posee una única salida (S) que se pondrá a uno cuando el número formado por los tres últimos bits recibidos es 101 o 111.

#### Cuestión 3 (1,25 ptos.)

Dado el siguiente diagrama de estados, implemente el circuito secuencial síncrono correspondiente utilizando biestables D. Suponga que el estado inicial en el reset es E0.



#### Se pide:

- Entradas y salidas
- Asignación de estados. Justifique el número de biestables necesario.
- Tabla de transiciones.
- Funciones de estado y de salida, simplificadas.
- Esquema del diseño con puertas y biestables. No olvide incluir las conexiones de reloj y reset.

# Grado en Ingeniería Informática Tecnología de Computadores. 2ª prueba parcial Grupos 81-82-83. Noviembre de 2009

### **SOLUCIONES**

#### Cuestión 1 (1 pto.)

$$T0=E \hspace{1cm} Q0^+=Q0 \oplus T0=Q0 \oplus E$$

$$D1 = Q0 \qquad \qquad Q1^{^{+}} = Q0$$

$$S = (E + Q0) Q1_{\Lambda}$$



# TECNOLOGIA DE COMPUTADORES GRADO ING-INFORMATICA P2 G81-8283

CUESTION Z

Diagrama de estados Moore. Cirunto sewencial que detecte si los tres últimos bits recibidos por una entrada serie son 101 o 111



S se pondra a 1 wondo se detecte "101" o' "111"

101

SOLUCIÓN



